IT之家1月18日消息 根據(jù)外媒的報道,從去年開始PCI-SIG組織宣布加速PCIe 5.0的開發(fā),現(xiàn)在,該組織已經(jīng)確認(rèn)他們計劃在本季度(2019年第一季度)發(fā)布PCIe 5.0版本1.0的標(biāo)準(zhǔn),PCIe 5.0的帶寬將達(dá)到現(xiàn)有的PCIe 3.0的四倍,并將向后兼容PCIe 4.0、3.x、2.x和1.x。
外媒表示,這意味著在兩年內(nèi)PCI-SIG將升級其PCI Express標(biāo)準(zhǔn),提供高達(dá)32GT/s的帶寬,一條PCIe 5.0通道就足以發(fā)揮主流NVMe SSD(如三星970 Pro SSD)的性能。
值得注意的是,PCIe 5.0出現(xiàn)在主流硬件上還需要一些時間。PCI-SIG于2017年10月發(fā)布了PCIe 4.0標(biāo)準(zhǔn),但是到現(xiàn)在只有AMD計劃在“2019年中期”推出首款符合PCIe 4.0標(biāo)準(zhǔn)的處理器。英特爾尚未在其產(chǎn)品路線圖上公布其PCIe 4.0計劃。因此外媒表示考慮到這一點,要等到2021年才能在主流硬件平臺上使用PCIe 5.0。
據(jù)介紹,PCIe 3.0已經(jīng)沿用了大約八年了,目前唯一支持PCIe 4.0的AMD平臺還有等到年中才會發(fā)布。昨天,定義PCIe標(biāo)準(zhǔn)的組織PCI-SIG宣布它批準(zhǔn)了PCI Express 5.0規(guī)范的0.9版本。
據(jù)介紹,PCIe應(yīng)用廣泛,可連接PC上的大部分設(shè)備。與PCI-SIG正常三年換代的節(jié)奏相比,PCIe 4.0標(biāo)準(zhǔn)出現(xiàn)較晚,PCIe 3.0在2010年出現(xiàn),與PCIe 4.0標(biāo)準(zhǔn)的發(fā)布相差7年。
PCI-SIG期望這兩種標(biāo)準(zhǔn)在市場上共存一段時間,PCIe 5.0主要用于追求高吞吐量的高性能設(shè)備,如用于AI工作的GPU和網(wǎng)絡(luò)應(yīng)用。這意味著許多PCIe 5.0設(shè)備將出現(xiàn)在數(shù)據(jù)中心,而PC等需求不太強(qiáng)烈的產(chǎn)品將使用PCIe 4.0接口。
PCIe 4.0帶來了64GBps的吞吐量,而PCIe 5.0則將其增加到128GBps。兩個版本仍然使用PCIe 3.0首次推出的128b/ 130b編碼方案。PCIe 5.0還帶來了其他功能,例如電氣層面的改變提高了信號完整性,及向后兼容以前版本的PCIe。
PCI-SIG定義了規(guī)范,但它無法控制終端設(shè)備何時推向市場。PCI-SIG預(yù)計將在2019年第一季度批準(zhǔn)最終的1.0版本,并且第一批PCIe 5.0設(shè)備將在今年首次亮相。
廣告聲明:文內(nèi)含有的對外跳轉(zhuǎn)鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時間,結(jié)果僅供參考,IT之家所有文章均包含本聲明。