設置
  • 日夜間
    隨系統(tǒng)
    淺色
    深色
  • 主題色

英特爾 CEO 親自站臺:Intel 18A 優(yōu)勢略高于臺積電 N2 工藝

2023/12/21 16:05:36 來源:IT之家 作者:故淵 責編:故淵

IT之家 12 月 21 日消息,英特爾首席執(zhí)行官帕特?基辛格(Pat Gelsinger)近日在接受采訪時表示,英特爾的 18A 工藝和臺積電的 N2 工藝不相上下。

不過基辛格表示,在背面供電(backside power delivery)方面,英特爾更勝一籌,也得到了客戶的廣泛認可。

基辛格表示英特爾在背面供電技術方面,提供了更好的面積效率,這意味著更低的成本更好的動力輸出,也意味著更高的性能。

基辛格表示 Intel 18A 憑借著良好的晶體管和強大的功率傳輸,略微領先于 N2。此外臺積電的封裝成本更高,而英特爾可以提供更有競爭力的價格優(yōu)勢。

目前臺積電、英特爾和三星都在加速推進代工業(yè)務,在最近的 IEEE 國際電子設備會議(IEDM)上,三家公司都展示了 CFET(Complementary FET)晶體管解決方案。

IT之家注:堆疊 CFET 晶體管架構涉及將兩種類型的晶體管(nFET 和 pFET)堆疊在一起,目標是取代全環(huán)繞柵極(GAA),成為密度翻倍的下一代晶體管設計。

據(jù) IEEE Spectrum 報道,英特爾是第一家展示 CFET 解決方案的代工廠,早在 2020 年就公開推出了早期版本。在會議期間,英特爾介紹了使用 CFET 制造的最簡單的電路之一,重點介紹了逆變器的改進。

CMOS 反相器將相同的輸入電壓發(fā)送到堆疊在一起的雙晶體管的柵極,產(chǎn)生與輸入邏輯相反的輸出,并且逆變器在單個鰭片上完成。

英特爾還通過將每個器件的納米片數(shù)量從兩個增加到三個,將兩個器件之間的間隔從 50 nm 減少到 30 nm,從而改進了 CFET 堆棧的電氣特性。

專家們預計,從現(xiàn)在開始,CFET 技術的大規(guī)模商業(yè)化可能還需要 7 到 10 年的時間。

廣告聲明:文內(nèi)含有的對外跳轉鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時間,結果僅供參考,IT之家所有文章均包含本聲明。

相關文章

關鍵詞:英特爾,臺積電

軟媒旗下網(wǎng)站: IT之家 最會買 - 返利返現(xiàn)優(yōu)惠券 iPhone之家 Win7之家 Win10之家 Win11之家

軟媒旗下軟件: 軟媒手機APP應用 魔方 最會買 要知