IT之家 1 月 7 日消息,芯片巨頭英特爾近日喜獲業(yè)內(nèi)首臺(tái)具有 0.55 數(shù)值孔徑(High-NA)的 ASML 極紫外(EUV)光刻機(jī),將助力其在未來(lái)幾年實(shí)現(xiàn)更先進(jìn)的芯片制程。與之形成鮮明對(duì)比的是,另一巨頭臺(tái)積電則按兵不動(dòng),似乎并不急于加入這場(chǎng)下一代光刻技術(shù)的競(jìng)賽。業(yè)內(nèi)分析師預(yù)計(jì),臺(tái)積電可能要到 2030 年甚至更晚才會(huì)采用這項(xiàng)技術(shù)。
英特爾此次獲得的 High-NA EUV 光刻機(jī)將首先用于學(xué)習(xí)和掌握這項(xiàng)技術(shù),預(yù)計(jì)在未來(lái)兩三年內(nèi)用于 18A (1.8nm 工藝)之后的芯片制程節(jié)點(diǎn)。相比之下,臺(tái)積電則采取了更加謹(jǐn)慎的策略,華興資本和 SemiAnalysis 的分析師認(rèn)為,臺(tái)積電可能要到 N1.4 制程之后(預(yù)計(jì)在 2030 年后)才會(huì)采用 High-NA EUV 技術(shù)。
分析師 Szeho Ng 表示:“與英特爾計(jì)劃將 High-NA EUV 與 GAA 晶體管同時(shí)引入 20A 制程不同,我們預(yù)計(jì)臺(tái)積電將在 N1.4 制程之后才引入 High-NA EUV,最早也要到 2030 年以后。”
IT之家注意到,英特爾激進(jìn)的制程路線圖包括從 20A(2nm 級(jí))開(kāi)始引入 RibbonFET 全環(huán)柵晶體管和 PowerVia 背面供電網(wǎng)絡(luò),然后在 18A 進(jìn)一步優(yōu)化,并在 18A 之后節(jié)點(diǎn)采用 High-NA EUV 光刻機(jī),以實(shí)現(xiàn)更低功耗、更高性能和更小的芯片尺寸。
目前主流的 EUV 光刻機(jī)采用 0.33 數(shù)值孔徑(Low-NA)鏡頭,能夠在量產(chǎn)中實(shí)現(xiàn) 13 到 16 納米的關(guān)鍵尺寸,足以生產(chǎn) 26 納米的金屬間距和 25 到 30 納米的互聯(lián)間距。這對(duì)于 3nm 級(jí)制程來(lái)說(shuō)已經(jīng)足夠,但隨著制程的微縮,金屬間距將縮小到 18-21 納米(imec 數(shù)據(jù)),這將需要 EUV 雙重曝光、圖形化刻蝕或 High-NA 單曝光等技術(shù)。
英特爾計(jì)劃從 20A 開(kāi)始引入圖形化刻蝕,然后在 18A 之后節(jié)點(diǎn)采用 High-NA EUV,這可以降低工藝流程的復(fù)雜性和避免使用 EUV 雙重曝光。然而,High-NA EUV 光刻機(jī)比 Low-NA EUV 光刻機(jī)要昂貴得多,而且還有曝光面積減少一半等一系列特殊性。
分析人士認(rèn)為,至少在初期,High-NA EUV 的成本可能高于 Low-NA EUV 雙重曝光,這也是臺(tái)積電暫時(shí)觀望的原因。臺(tái)積電更傾向于采用成本更低的成熟技術(shù),以確保產(chǎn)品競(jìng)爭(zhēng)力。
“盡管 Low-NA EUV 多重曝光會(huì)降低產(chǎn)能,但其成本可能仍然低于 High-NA EUV,”華興資本分析師 Szeho Ng 解釋道,“High-NA EUV 需要更高的光源功率才能驅(qū)動(dòng)更精細(xì)的臨界尺寸,這會(huì)加速投影光學(xué)器件和光罩的磨損,抵消了更高產(chǎn)能的優(yōu)勢(shì)。這與臺(tái)積電以最具成本競(jìng)爭(zhēng)力的技術(shù)瞄準(zhǔn)大眾市場(chǎng)的策略一致?!?/p>
臺(tái)積電早在 2019 年就開(kāi)始在芯片量產(chǎn)中使用 EUV 光刻機(jī),比三星晚了幾個(gè)月,比英特爾早了幾年。英特爾希望在 High-NA EUV 領(lǐng)域搶先三星和臺(tái)積電,獲得一定的技術(shù)和戰(zhàn)略優(yōu)勢(shì)。如果臺(tái)積電等到 2030 年或更晚才采用 High-NA EUV,能否保住其在芯片制程工藝方面的領(lǐng)先地位?
廣告聲明:文內(nèi)含有的對(duì)外跳轉(zhuǎn)鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時(shí)間,結(jié)果僅供參考,IT之家所有文章均包含本聲明。