IT之家 7 月 3 日消息,韓媒 ETNews 近日?qǐng)?bào)道稱,三星電子 AVP 先進(jìn)封裝部門正在開發(fā)面向 AI 半導(dǎo)體芯片的新型“3.3D”先進(jìn)封裝技術(shù),目標(biāo) 2026 年二季度實(shí)現(xiàn)量產(chǎn)。
韓媒給出的概念圖顯示,這一 3.3D 封裝技術(shù)整合了三星電子多項(xiàng)先進(jìn)異構(gòu)集成技術(shù)。
概念圖中 GPU(AI 計(jì)算芯片)垂直堆疊在 LCC(IT之家注:即 SRAM 緩存)之上,兩部分鍵合為一體,這點(diǎn)類似于三星電子現(xiàn)有 X-Cube 3D IC 封裝技術(shù)。
而在 GPU+LCC 緩存整體與 HBM 內(nèi)存的互聯(lián)中,這一 3.3D 封裝技術(shù)又與 I-CubeE 2.5 封裝技術(shù)有不少相似之處:
GPU+LCC 緩存整體和 HBM 位于銅 RDL 重布線中介層上,用硅橋芯片實(shí)現(xiàn)裸晶之間的直接連接,而銅 RDL 重布線層又位于載板上方。
這一設(shè)計(jì)在大部分位置采用銅 RDL 重布線層代替價(jià)格可達(dá)前者十倍的硅中介層,僅在必要部分引入硅橋。
接近三星電子的消息源指出,該設(shè)計(jì)可在不犧牲芯片表現(xiàn)的前提下較完全采用硅中介層的方案降低 22% 生產(chǎn)成本。
此外三星電子還將在這一 3.3D 封裝技術(shù)中引入面板級(jí)(PLP)封裝,用大型方形載板替代面積有限的圓形晶圓,進(jìn)一步提升封裝生產(chǎn)效率。
韓媒認(rèn)為,三星電子目標(biāo)打造在價(jià)格和生產(chǎn)效率上均有顯著優(yōu)勢(shì)的新一代 3.3D 封裝技術(shù),在目前由臺(tái)積電主導(dǎo)的先進(jìn)封裝代工市場(chǎng)啃下更多無廠設(shè)計(jì)企業(yè)的訂單。
廣告聲明:文內(nèi)含有的對(duì)外跳轉(zhuǎn)鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時(shí)間,結(jié)果僅供參考,IT之家所有文章均包含本聲明。