IT之家 9 月 18 日消息,眾所周知,AMD 處理器采用了多 CCD 核心設計,但之前有用戶發(fā)現(xiàn)最新的銳龍 9000 系列處理器出現(xiàn)了核心之間延遲驟增的情況,最高可達 200ns 左右(R9 5950X 和 7950X 一般在 80 到 85 ns 左右)。
有用戶發(fā)現(xiàn),AMD 最新的 AGESA 1.2.0.2 微碼更新(官方描述僅“提高系統(tǒng)性能”)已經(jīng)解決了這一問題,目前華碩已經(jīng)率先為旗下 600 系列主板發(fā)布了測試版 BIOS 固件更新。
Anandtech 論壇用戶 Det0x 使用 R9 9950X、ROG CROSSHAIR X670E Gene 平臺進行了測試,對比 AGESA 1.2.0.1,銳龍 9000 系列更新固件后的跨 CCD 核心延遲從 180 納秒降至 75 納秒,降幅達 58%,而 CCD 內延遲保持 18-20 納秒不變。
Hardwareluxx 也在華碩 ProArt X670E-Creator WIFI 上進行了測試,發(fā)現(xiàn)兩個 CCD 之間的核心延遲出現(xiàn)了顯著降低,從 200 納秒以上減半至 95 納秒左右。
IT之家注意到,有銳龍 9000 處理器用戶反饋稱其更新 AGESA 1.2.0.2 后 Cinebench R23 跑分也出現(xiàn)了一定提升;還有部分 R9 9950X 用戶稱 CPU-Z 和 3DMark CPU 基準測試都出現(xiàn)了明顯提升,且測試版 BIOS 運行良好,沒有遇到任何穩(wěn)定性問題。
廣告聲明:文內含有的對外跳轉鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時間,結果僅供參考,IT之家所有文章均包含本聲明。