IT之家 5 月 2 日消息,PCI-SIG 于當?shù)貢r間 5 月 1 日正式推出 CopprLink 內(nèi)部及外部線纜規(guī)范,提供 32.0 GT/s(PCIe 5.0)和 64.0 GT/s(PCIe 6.0)數(shù)據(jù)傳輸速率,并采用 SNIA 的標準連接器外形規(guī)格。
CopprLink 規(guī)范將 PCIe 線纜與 PCIe 基本電氣規(guī)范無縫整合,提供更長的訊號距離和拓撲靈活性,電氣工作組已經(jīng)開始為面向 PCIe 7.0 技術(shù)、數(shù)據(jù)傳輸速率為 128.0 GT/s 的 CopprLink 電纜進行探索性工作。
IT之家附 CopprLink 線纜規(guī)范如下:
CopprLink 內(nèi)部線纜規(guī)范
支持 PCIe 5.0 和 6.0 技術(shù),數(shù)據(jù)傳輸速率為 32.0 GT/s 和 64.0 GT/s
采用 SNIA SFF-TA-1016 連接器
單系統(tǒng)內(nèi)最長距離為 1 米
用例:主板到擴展卡、主板到背板、芯片到芯片,以及獨立服務(wù)器平臺節(jié)點內(nèi)的擴展卡到背板
目標應(yīng)用:儲存和資料中心運算節(jié)點
CopprLink 外部電纜規(guī)范
支持 PCIe 5.0 和 6.0 技術(shù),信號傳輸速率為 32.0 和 64.0 GT/s
采用 SNIA SFF-TA-1032 連接器
機架到機架連接中的最長距離可達 2 米
用例:CPU 到儲存、CPU 到內(nèi)存、CPU 到加速器,以及分離式服務(wù)器平臺節(jié)點中的加速器架構(gòu)
目標應(yīng)用:儲存和資料中心 AI / ML 應(yīng)用
相關(guān)閱讀:
《PCI-SIG 命名下一代 PCI Express 電纜名稱:CopprLink》
廣告聲明:文內(nèi)含有的對外跳轉(zhuǎn)鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時間,結(jié)果僅供參考,IT之家所有文章均包含本聲明。