IT之家 5 月 2 日消息,SK 海力士在首屆 Compute Express Link 聯(lián)盟開發(fā)者大會(CXL DevCon 2024)上展示了其 CXL 內(nèi)存解決方案。
IT之家注:CXL 是一項統(tǒng)一系統(tǒng)中不同設(shè)備(如內(nèi)存、存儲和邏輯芯片)接口的技術(shù)。由于 CXL 可以增加系統(tǒng)帶寬和處理能力,因此在高性能和高容量至關(guān)重要的 AI 時代,CXL 作為關(guān)鍵技術(shù)而受到關(guān)注。
海力士展示了其 CMM-DDD5 CXL 內(nèi)存模組,與僅配備傳統(tǒng) DDR5 內(nèi)存的系統(tǒng)相比,帶寬提升 50%、容量提升 100%。
此外,在同時配備 CMM-DDR5 和標(biāo)準 DRAM 內(nèi)存的系統(tǒng)中,HMSDK(異構(gòu)內(nèi)存軟件開發(fā)套件)可以根據(jù)使用頻率將數(shù)據(jù)重新定位到適當(dāng)?shù)拇鎯υO(shè)備,從而顯著增強系統(tǒng)性能。
SK 海力士同期展示了 Niagara 2.0,支持將多個 CXL 存儲器連接在一起,使 CPU 和 GPU 等眾多設(shè)備能夠以最佳方式共享其容量,以消除空閑內(nèi)存的使用、降低功耗。
與上一代 Niagara 1.0 僅允許系統(tǒng)共享容量相比,Niagara 2.0 還支持數(shù)據(jù)共享。這些 CXL 產(chǎn)品有望在未來用于 AI 和高性能計算(HPC)系統(tǒng)。
廣告聲明:文內(nèi)含有的對外跳轉(zhuǎn)鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時間,結(jié)果僅供參考,IT之家所有文章均包含本聲明。